VLSI Implementierung eines parallelen Hough-Transformations-Prozessors mit dynamisch nachladbaren Mustern


Klefenz, Frank ; Oberle, Markus ; Männer, Reinhard


[img]
Vorschau
PDF
TR-95-022.pdf - Veröffentlichte Version

Download (11kB)

URL: https://ub-madoc.bib.uni-mannheim.de/820
URN: urn:nbn:de:bsz:180-madoc-8204
Dokumenttyp: Arbeitspapier
Erscheinungsjahr: 1995
Titel einer Zeitschrift oder einer Reihe: None
Sprache der Veröffentlichung: Deutsch
Einrichtung: Fakultät für Wirtschaftsinformatik und Wirtschaftsmathematik > Sonstige - Fakultät für Wirtschaftsinformatik und Wirtschaftsmathematik
MADOC-Schriftenreihe: Veröffentlichungen der Fakultät für Mathematik und Informatik > Institut für Informatik > Technical Reports
Fachgebiet: 004 Informatik
Normierte Schlagwörter (SWD): Hough-Transformation , Prozessor
Abstract: In 1.0 5m CMOS Technik wurde ein Prozessor zur parallelen Verarbeitung einer speziellen Hough-Transformation entwickelt. Bei der auf 50 MHz ausgelegten Taktfrequenz koennen 6.4 x 10E+10 Objektmuster pro Sekunde detektiert werden. Bis zu 5 x 10E+7 zu detektierende Suchmuster koennen pro Sekunde in den Prozessor geladen werden. Damit koennen erstmals Echtzeitapplikationen in der Bildverarbeitung im Mikrosekundenbereich erschlossen werden.




Das Dokument wird vom Publikationsserver der Universitätsbibliothek Mannheim bereitgestellt.




Metadaten-Export


Zitation


+ Suche Autoren in

+ Download-Statistik

Downloads im letzten Jahr

Detaillierte Angaben



Sie haben einen Fehler gefunden? Teilen Sie uns Ihren Korrekturwunsch bitte hier mit: E-Mail


Actions (login required)

Eintrag anzeigen Eintrag anzeigen