Entwurf und Realisierung eines vierfach MIMD Prozessor Mikrochips für eine Anwendung in der Hochenergiephysik


Lesser, Falk


[img]
Preview
PDF
53_1.pdf - Published

Download (841kB)

URL: http://ub-madoc.bib.uni-mannheim.de/53
URN: urn:nbn:de:bsz:180-madoc-539
Document Type: Doctoral dissertation
Year of publication: 2002
Publishing house: Universität Mannheim
Evaluator: Lindenstruth, Volker
Date of oral examination: 28 August 2002
Publication language: German
Institution: School of Business Informatics and Mathematics > Rechnerarchitektur (Brüning -2008)
Subject: 004 Computer science, internet
Classification: CCS: B.7.2 B.2.1 B.5.1 B.5.2 B.6.1 B.7.1 ,
Subject headings (SWD): MIMD , Mehrprozessorsystem , Hochenergiephysik
Individual keywords (German): ASIC , RISC , Speichergekoppelter Multiprozessor
Keywords (English): MIMD , Processor , High Energy Physics
Abstract: Inhalt dieser Dissertation ist der konzeptionelle Entwurf und die Realisierung eines Multiprozessorsystems. Primäres Einsatzgebiet ist das Datenverarbeitungssystem des Transition Radiation Detektors des ALICE Experiments am CERN. Konformität zu den Anforderungen der Datenverarbeitungskette unter Berücksichtigung fortschrittlicher Architekturkonzepte bei minimaler Chipfläche stellt dabei das grundsätzliche Entwurfsparadigma dar. Die Funktionalität des MIMD Prozessors wird in einer Testumgebung auf mehreren Entwurfshierarchien nachgewiesen. Die Abbildung auf eine 0.18 µm CMOS Technologie liefert die notwendigen Ergebnisse zur Beurteilung der Leistungsfähigkeit des Entwurfs. Der MIMD Prozessor wurde in einen Prototypen (TRAP 1) integriert und innerhalb eines MPW-Runs erfolgreich submittiert.
Translation of the title: Design and Implementation of a Quad MIMD Processor Microchip for an Application in High Energy Physics (English)
Translation of the abstract: The following thesis deals with the conceptual design and the realization of a multiprocessor system. Primary application is the readout system of the Transition Radiation Detector of the ALICE Experiment at CERN. As such, the basic design paradigm lies in obtaining specification conformity while focusing on progressive architecture concepts using a minimum of chip space. Furthermore, the functional performance of the MIMD processor core is shown in a test environment on several hierarchy levels. The mapping on a 0.18 µm CMOS technology delivers the results necessary in evaluating both performance and size of the MIMD processor. The MIMD processor was integrated in a prototype named Trap 1 and was succesfully submited in an MPW run. (English)
Additional information:

Das Dokument wird vom Publikationsserver der Universitätsbibliothek Mannheim bereitgestellt.




+ Citation Example and Export

Lesser, Falk (2002) Entwurf und Realisierung eines vierfach MIMD Prozessor Mikrochips für eine Anwendung in der Hochenergiephysik. Open Access [Doctoral dissertation]
[img]
Preview


+ Search Authors in

BASE: Lesser, Falk

Google Scholar: Lesser, Falk

+ Download Statistics

Downloads per month over past year

View more statistics



You have found an error? Please let us know about your desired correction here: E-Mail


Actions (login required)

Show item Show item